国产农村一国产农村无码毛片,国产又粗又大又硬一区二区,亚洲无码av在线免费,中文字幕av一区中文字幕天堂

  • 電源管理單元技術(shù)實(shí)現(xiàn)架構(gòu)和未來(lái)趨勢(shì)分析
    Henk Derks Ronald van Cleef Reinier van der Lee 飛利

    This article discusses centralized and distributed PMU architectures,the related DVFS technology. The future trends of PMU technology for portalble devices are also analyzed.
          如今用于便攜產(chǎn)品設(shè)計(jì)的許多最新SoC解決方案需要能提供多種電壓的電源,這些電源可以與功能是否激活同步開(kāi)、關(guān)這些供電電壓。它們還必須能夠高效地進(jìn)行DC/DC轉(zhuǎn)換,以盡量減少轉(zhuǎn)換期間的功率損失。在很多情況下,它們還要控制電池的充電過(guò)程。這些新型電源電路就是電源管理單元(PMU),在電源控制方面發(fā)揮了重大作用。 
          每一代新的移動(dòng)便攜式設(shè)備都會(huì)比前一代的產(chǎn)品提供更多的功能。這些年來(lái),手機(jī)從單純只用于通話(huà)的設(shè)備演變成具有拍照、瀏覽視頻短片、看電視、聽(tīng)MP3和調(diào)頻收音機(jī)、玩3D游戲以及與PC交換信息等功能。為實(shí)現(xiàn)這些功能,手機(jī)已不僅是連接到移動(dòng)電話(huà)網(wǎng)絡(luò),而且還可能連接到無(wú)線(xiàn)局域網(wǎng)并與PC通信,或者使用藍(lán)牙技術(shù)連接無(wú)線(xiàn)耳機(jī)。所有這些附加的功能都要靠電池組提供電能。 
          對(duì)早先幾代的手機(jī)來(lái)說(shuō),依靠硅芯片與電池技術(shù)的進(jìn)步就可以增加通話(huà)時(shí)間和待機(jī)時(shí)間。更高效RF放大器和新型CMOS邏輯芯片的能耗比前一代更低。射頻信號(hào)處理與數(shù)字信號(hào)處理算法的發(fā)展進(jìn)一步降低了功耗。與此同時(shí),新的電池技術(shù)也能提供更高的能量,尤其是對(duì)極高存儲(chǔ)密度先進(jìn)鋰離子電池的開(kāi)發(fā)和應(yīng)用。 
          而今,情況發(fā)生了改變。與前幾代CMOS工藝不同的是,最新的深亞微米(<100nm)CMOS工藝是集成更多功能的必要條件,但集成密度的提高并未相應(yīng)帶來(lái)功耗的下降。相反,更多功能造成更高的功耗,而CMOS工藝技術(shù)的發(fā)展不再能夠彌補(bǔ)這一增加的功耗。同時(shí)電池技術(shù)的發(fā)展也無(wú)法實(shí)現(xiàn)這種彌補(bǔ)。因此,如今的多媒體手機(jī)再次逼近運(yùn)行時(shí)間極限。系統(tǒng)設(shè)計(jì)者必須尋找新的方法以降低系統(tǒng)的總體功耗。 
          目前系統(tǒng)中常用的兩種技術(shù)是電壓域切換和電壓調(diào)整。電壓域切換適用于在任一時(shí)刻并不要用到設(shè)備中所有功能的情況。例如,當(dāng)多媒體設(shè)備播放某種媒體時(shí),通常與處理其它類(lèi)型媒體的電路沒(méi)有關(guān)系。因此,就可以關(guān)閉這部分未用電路的電源,將其功耗降為近乎零。盡管這種方法向克服深亞微米CMOS工藝漏電流問(wèn)題邁出了重要步伐,但它僅能節(jié)省待機(jī)功耗。當(dāng)電路處于激活狀態(tài)時(shí),它并不能節(jié)省任何靜態(tài)或動(dòng)態(tài)功耗。 
          現(xiàn)在對(duì)激活狀態(tài)下功耗的解決辦法是電壓調(diào)整技術(shù),它依賴(lài)于加在CMOS邏輯電路上的電壓與時(shí)鐘的速度之間相關(guān)性。較快的時(shí)鐘速度需要較高的電壓,很明顯,這些參數(shù)的提高都會(huì)增加動(dòng)態(tài)功耗。
          在多數(shù)VLSI數(shù)字芯片中,某些部分的運(yùn)行速度需要高于其它部分,而在傳統(tǒng)器件中,通常整個(gè)芯片都工作在最高時(shí)鐘頻率下,并且整體芯片都要供電以維持這個(gè)時(shí)鐘頻率。這樣就造成較高的功耗,實(shí)際上芯片中的某些部分原本可以運(yùn)行在較低的速度上。 
          通過(guò)使用電壓調(diào)整方法時(shí),芯片采用兩種以上供電電壓,較高速的邏輯被劃分在一些由較高電壓供電的島內(nèi),而較低速邏輯則位于低供電電壓的島內(nèi)。因而這些島中的時(shí)鐘速度就可以作相應(yīng)的調(diào)整。 
          因此,許多最新SoC解決方案需要能提供多種電壓的電源,這些電壓是電壓調(diào)整所需的,另外這些電源還可以與功能同步開(kāi)、關(guān)這些供電電壓,以支持電壓域切換。對(duì)于電池供電的設(shè)備,它們還必須能夠高效地將電池輸出電壓轉(zhuǎn)換為芯片所需電壓(DC/DC轉(zhuǎn)換),以盡量減少轉(zhuǎn)換期間的功率損失。在很多情況下,它們還要控制電池的充電過(guò)程。 
          這些新型電源電路通常叫做電源管理單元(PMU),因?yàn)榕c前代方案相比,它們?cè)陔娫纯刂品矫姘l(fā)揮了更活躍得多的作用。 
          PMU架構(gòu):集中式vs.分布式
    當(dāng)設(shè)計(jì)者要決定系統(tǒng)如何劃分時(shí),必須在集中式與分布式電源分配方案中作出選擇:前者是將單只PMU緊靠系統(tǒng)的主處理器用于實(shí)現(xiàn)所有的電源切換與電壓調(diào)整功能;后者則是每個(gè)子系統(tǒng)都擁有自己的PMU。決策過(guò)程取決于兩個(gè)主要因素:應(yīng)用及響應(yīng)速度,以及所需電源管理的間隔尺度(granularity)。 
          在很多應(yīng)用中例如高端多媒體手機(jī),制造商用一種模塊化方案來(lái)增加功能,即在一個(gè)基礎(chǔ)設(shè)計(jì)上增加模塊來(lái)實(shí)現(xiàn)某個(gè)特定功能,如藍(lán)牙、Wi-Fi或手機(jī)電視模塊。這種情況下,如果采用集中式PMU架構(gòu),則各種變種手機(jī)型號(hào)中未使用的PMU功能仍會(huì)繼續(xù)保留,造成浪費(fèi)。但對(duì)于固定架構(gòu)的裝置如MP3播放機(jī)或音樂(lè)播放盒,集中式PMU仍是最具成本效益的選擇之一。 
          然而,融合的趨勢(shì)促使更多功能被采用到移動(dòng)便攜設(shè)備中,其它技術(shù)因素也有力地推動(dòng)分布式PMU結(jié)構(gòu)占據(jù)主導(dǎo)地位。為節(jié)省更多功耗,PMU要緊密耦合到其控制的子系統(tǒng)中,而不是主系統(tǒng)的處理器。例如,對(duì)一個(gè)手機(jī)的電視子系統(tǒng),在相關(guān)廣播幀之間的間隔內(nèi)關(guān)閉大部分前端接收機(jī)電路可以節(jié)省相當(dāng)多的功耗。這種轉(zhuǎn)換的時(shí)序需要微秒級(jí)的精度,只能在電視手機(jī)基帶處理器與其PMU之間建立直接控制電路來(lái)實(shí)現(xiàn)。因此,PMU及耦合到子系統(tǒng)的方式可以是非常特定的。 
          分布式PMU方案還非常靈活。你只需圍繞系統(tǒng)布放一根電源軌(通常是電池的連接線(xiàn)),所有外圍都把它當(dāng)作自己唯一的電源連接線(xiàn),而不需要考慮其它的電源連接。每個(gè)外圍電路中嵌入的PMU負(fù)責(zé)本地的全部電源管理。而在集中式PMU結(jié)構(gòu)中,你必須預(yù)先知道哪個(gè)外圍可能會(huì)連接到PMU,還要保證在各種可能的組合情況下,所有電源電壓和時(shí)序都能正確無(wú)誤。
    動(dòng)態(tài)電源控制 
          隨著所謂動(dòng)態(tài)電壓與頻率調(diào)整(DVFS)技術(shù)的引入,PMU及其供電的SoC之間的耦合將變得更加緊密。與電壓島方法相同,該技術(shù)在SoC中建立了多個(gè)時(shí)鐘頻率域,從而可以減小對(duì)芯片各部分的供電電壓,動(dòng)態(tài)電壓與頻率調(diào)整可根據(jù)系統(tǒng)處理器的活動(dòng)情況,自動(dòng)調(diào)節(jié)時(shí)鐘頻率與供電電壓。這樣就把電源管理與軟件活動(dòng)直接聯(lián)系在一起。 
          DVFS的實(shí)現(xiàn)需要系統(tǒng)運(yùn)行附加的軟件來(lái)評(píng)估當(dāng)前處理器的負(fù)載,并預(yù)測(cè)出在實(shí)時(shí)系統(tǒng)約束下完成這個(gè)處理負(fù)載所需時(shí)鐘速度。這樣就可以將時(shí)鐘速度降低到適當(dāng)?shù)念l率上,而供電電壓也降低到能夠維持這一時(shí)鐘速度的水平。為了滿(mǎn)足典型系統(tǒng)的實(shí)時(shí)約束,DVFS過(guò)程必須每間隔數(shù)毫秒被重復(fù),或者當(dāng)任務(wù)進(jìn)度表或中斷驅(qū)動(dòng)的軟件例程明顯改變處理器負(fù)荷時(shí)就被重復(fù)。 
          DVFS的實(shí)現(xiàn)可以是開(kāi)環(huán),也可以是閉環(huán)過(guò)程(見(jiàn)圖2)。開(kāi)環(huán)DVFS中為目標(biāo)系統(tǒng)確定了多種不同頻率和電壓工作點(diǎn),系統(tǒng)被設(shè)置到最接近的工作點(diǎn),能夠確保所需處理性能。在實(shí)際應(yīng)用中,不同工作點(diǎn)的數(shù)量一般限制為2或4個(gè),每個(gè)工作點(diǎn)都必須保證相應(yīng)處理器負(fù)荷下的性能,另外還要考慮到最糟情況下的工藝變動(dòng)(由于工藝技術(shù)的變化而造成的系統(tǒng)性能波動(dòng))、IR壓降(例如PCB走線(xiàn)造成的IR壓降)以及溫度效應(yīng)。這些都意味著在相當(dāng)多的時(shí)間里電源電壓仍然會(huì)高于嚴(yán)格的需求指標(biāo)。而由于功耗與電源電壓的平方成正比,即使少量的電壓超額也會(huì)有明顯的效應(yīng)。 
          閉環(huán)DVFS對(duì)系統(tǒng)的實(shí)際硅性能提供直接反饋,并考慮到了工藝變化及溫度變化的影響,從而解決了這些問(wèn)題。其中每個(gè)SoC中都包含了一個(gè)性能監(jiān)控器,它在各個(gè)時(shí)間點(diǎn)測(cè)量給定電壓上SoC的實(shí)際性能。然后,該性能監(jiān)控器的輸出向電源管理算法提供信息,以決定電壓是該升高還是降低,從而將其保持在SoC最佳的功耗性能比范圍中。 
          為了在片上性能監(jiān)控器與PMU之間提供一個(gè)標(biāo)準(zhǔn)接口,美國(guó)國(guó)家半導(dǎo)體公司和ARM提出了他們聯(lián)合開(kāi)發(fā)的PowerWise接口(PWI),這是一個(gè)開(kāi)放的工業(yè)標(biāo)準(zhǔn)。移動(dòng)工業(yè)處理器接口(MIPI)聯(lián)盟也強(qiáng)調(diào)了此類(lèi)開(kāi)放工業(yè)標(biāo)準(zhǔn)的重要性,他們正在致力于建立一個(gè)系統(tǒng)電源管理接口(SPMI)規(guī)范。
    C050PMU工藝 
          與消費(fèi)電子中的所有事物一樣,PMU也不斷邁向更高集成度,這不僅為了降低成本,也是為了減小物理尺寸,從而能為移動(dòng)便攜式設(shè)備中的其它功能騰出空間。因此最理想的方案應(yīng)該是單芯片,以盡可能減少外圍元件。 
          實(shí)現(xiàn)PMU對(duì)半導(dǎo)體工藝技術(shù)的要求包括:能集成可承載高達(dá)1A電流、能在正常運(yùn)行和電池充電期間承受電池與充電器峰值電壓的低導(dǎo)通電阻MOSFET;另外還應(yīng)能集成低功耗的邏輯電路,用于控制切換與穩(wěn)壓功能。 
          飛利浦最新一代PMU采用該公司基于0.25um CMOS的C050PMU工藝。只需幾個(gè)額外的掩膜步驟,額定3.3V的基線(xiàn)工藝就可提升至正常電池應(yīng)用的5V(單鋰離子電池,或三節(jié)鎳鎘或鎳氫電池);如果PMU會(huì)在脈沖充電期間遭受感性電壓毛刺,或者需要超出電池的正常電壓(例如,驅(qū)動(dòng)串接的背光照明LED),則可以達(dá)到20V。C050PMU工藝可為PMU以及開(kāi)關(guān)轉(zhuǎn)換器控制電路的實(shí)現(xiàn)提供足夠的邏輯密度,另外還有一種工藝選項(xiàng),可以在PMU中包含一次編程(OTP)非易失存儲(chǔ)器,用于定義PMU的起動(dòng)條件。而完全可重編程的EEPROM選項(xiàng)正在開(kāi)發(fā)中。 
          飛利浦還有一個(gè)專(zhuān)門(mén)的PMU設(shè)計(jì)庫(kù)與設(shè)計(jì)環(huán)境,可以用構(gòu)建模塊的方法快速建立PMU設(shè)計(jì)。庫(kù)中的基本IP塊包括帶隙電壓基準(zhǔn)、輸出能力從數(shù)毫安至數(shù)百毫安的低壓降線(xiàn)性穩(wěn)壓器(LDO)、可提供高達(dá)1A電流且效率超過(guò)90%的DC/DC轉(zhuǎn)換器塊,以及PMU控制狀態(tài)機(jī)。LDO可以針對(duì)多種性能參數(shù)作優(yōu)化,例如,敏感電路(如射頻收發(fā)器)需要的低輸出噪聲電源。其它庫(kù)元件包括上電復(fù)位電路、時(shí)鐘振蕩器、低功耗實(shí)時(shí)時(shí)鐘/日歷電路,以及I2C/SPI串行總線(xiàn)接口。 
          使用C050PMU工藝的設(shè)計(jì)者還可以使用該公司幾乎所有0.25um混合信號(hào)與模擬IP塊,包括先進(jìn)的音頻編解碼器、耳機(jī)與音箱放大器、麥克風(fēng)放大器、濾波器、ADC和DAC等。這對(duì)系統(tǒng)設(shè)計(jì)者非常重要,因?yàn)樗麄儠?huì)希望在同一芯片中集成PMU和混合信號(hào)/模擬IP,例如,在手機(jī)或音樂(lè)播放機(jī)中將PMU與模擬基帶功能集成在一起。
    未來(lái)發(fā)展趨勢(shì) 
          除了DVFS所需的片上性能監(jiān)控器以外,未來(lái)還將有越來(lái)越多的電源管理功能移至芯片上。例如在手機(jī)市場(chǎng)上,越來(lái)越多的附加功能采用SoC來(lái)實(shí)現(xiàn),現(xiàn)在已經(jīng)有種需求是將每片SoC直接連接在公共的準(zhǔn)穩(wěn)壓電壓軌上,一般在1.8V左右。這樣就要求DVFS所需的可編程穩(wěn)壓器移至芯片上,而不是集成到一個(gè)獨(dú)立的PMU中。鑒于這一因素,飛利浦公司已經(jīng)開(kāi)始遷移很多與PMU相關(guān)的IP,即從當(dāng)前的0.25um C050PMU工藝直接轉(zhuǎn)到深亞微米CMOS工藝技術(shù)。 
          在電池與這些SoC之間,只需要用一個(gè)高效率的DC/DC轉(zhuǎn)換器生成公共電源。現(xiàn)有的DC/DC轉(zhuǎn)換器已經(jīng)能夠在所有負(fù)載條件下提供高于90%的效率。但是,要將它們做到小型化還有相當(dāng)多的工作要做。 
          現(xiàn)有的開(kāi)關(guān)模式轉(zhuǎn)換器最高工作頻率大約是2MHz,因此仍然要使用體積相對(duì)較大的電感器。正在開(kāi)發(fā)中的新型轉(zhuǎn)換器工作頻率在10MHz以上,它可以使電感器體積減小到可以集成的程度,即使不是放在片上,也可以作為系統(tǒng)級(jí)封裝(SiP)PMU方案的一部分。還有一種很快就可能集成到PMU中的元件,即基準(zhǔn)電壓和LDO的輸出去耦電容。作為無(wú)源集成工具箱中的一部分,飛利浦已經(jīng)擁有一種工藝技術(shù),能在硅片上實(shí)現(xiàn)高達(dá)230nF/mm2的電容密度,可以用于SiP方案的集成。 
          另外不要忘記,移動(dòng)設(shè)備的液晶屏和背光照明功耗通常要占到總體的一半。新型顯示技術(shù)與相應(yīng)的PMU結(jié)合,也能在降低總體功耗方面扮演相當(dāng)重要的角色。
    作者:Henk Derks
    Ronald van Cleef
    Reinier van der Lee
    飛利浦半導(dǎo)體公司


     
     
    網(wǎng)站首頁(yè)  |  關(guān)于我們  |  聯(lián)系我們  |  廣告服務(wù)  |  版權(quán)隱私  |  友情鏈接  |  站點(diǎn)導(dǎo)航